e-works首页
制信科技
手机版
e-works global
个人中心
加盟VIP
您好,
请登录
注册
文章
新闻
资料
视频
活动
特别报道
书屋
智能制造
VIP智库
专家
报告
e-works为您找到 33 条结果
基于ISE 12.4的FPGA设计基本流程
ISE是使用XILINX的FPGA的必备的设计工具,它可以完成FPGA开发的全部流程,包括设计输入、仿真、综合、布局布线、生成BIT文件、配置以及在线调试等,功能非常强大。本文主要通过一个最简单的“点亮LED灯”实例介绍了基于ISE 12.4软件的FPGA设计流程,包括设计输入、仿真、约束、下载等。
EDA
来源:e-works
2011-07-31
Catapult SL—创新的高层次综合工具
本文基于Catapult SL 的创新设计流程,成功由C/C++实现 了Reed-Solomon(511,503)硬件编译码器,采用相同的FPGA 型号,其综合后的 面积和手工编写的RTL 级代码综合后的面积相当,但前者所需的设计时间要少 得多,同时有更好的通用性和稳健性,便于移植到不同的FPGA 型号甚至ASIC 上。
EDA
来源:e-works
2011-07-03
基于Catapult C Synthesis的高速数字滤波器的FPGA实现
软件无线电(Software Radio)是当今通信领域最热门也最为重要的一个着眼点,也是未来无线通信中最重要的新兴技术之一。西方各国很早就开始重视对软件无线电的研究,并从多方面进行分析探讨。但由于工艺水平和技术条件的限制,现在的软件无线电结构与理想结构还相差很远。特别是软件无线电的中频处理部分,运算量大,实时性强,需要很高的运算速度,成为制约软件无线电发展的一个关键问题。本文中,使用Catapult C实现了可工作于250MHz的32阶多相FIR滤波结构,该结构可用于1GHz中频信号的1/4下采样变换。
EDA
来源:e-works
2011-07-01
共
4
页 总数:
33
条
上一页
1
2
3
4
下一页
向您推荐
全年活动计划
信息搜索中,请稍候...
新书推荐
资料
视频